Data, čipy, procesory

vlastní integrované obvody na koleni

Martin Malý

Dnes vráceno


Copies Bound volumes
Loading copies
Document is currently in processing No copies Document has no bound volumes
Citation
Related
All parts
Contents
____ Obsah Poděkování Předmluva vydavatele 11 předmluva 15 1 FPGA? Co, prosím? 25 11 programovatelné obvody 25 1.2 Jaké FPGA? 30 1.3 Jaký kit vybrat? 34 2 Základy VHDL 49 2.1 Proč se učit VHDL? 49 2.2 Než začneme... 49 2.3 Úplné základy a nezbytná teorie 50 2.4 Hello world! 53 2.5 LUT 58 2.6 Testováni 58 2.7 Komponenty a signály 68 2.8 Bit sem, bit tam... 79 2.9 Typy, operátory a atributy 88 2.10 Proces 98 2.11 Hodinové signály a čas 109 2.12 Klopné obvody, registry a další... 114 2.13 Funkce, procedury, balíčky 129 2.14 VHDL 2008 140 3 Podrobněji o FPGA 145 3.1 Jak FPGA pracují? 145 3.2 Piny a jejich přiřazení 145 3.3 Hodinové signály 147 3.4 Nahrávání konfigurace do kitu EP2C5 147 4 Analogový výstup 157 4.1 PWM 157 4.2 Pokus: FPGA siréna 164 5 Paměti 173 5.I Obousměrná sběrnice 173 5.2 Paměti RAM (RWM) 174 5.3 Paměť ROM 180 Obsah 5.4 IP: Hotové paměti 180 5.5 Pokus: Melodický zvonek 183 6 Čítače 187 6.1 Binární čítače 187 6.2 Speciální čítače 190 6.3 Problém s přenosem 192 7 Automaty 195 7.1 Konečné automaty 195 7.2 UART 197 8 Hodinové domény 207 8.1 Hodinové domény 207 8.2 UART, druhý díl - přijímač 215 9 Generátor (pseudo)náhodných čísel 223 9.1 LFSR 224 10 IP, OpenCores a hardware s FPGA 231 10.1 Multicomp 233 10.2 MÍST 234 10.3 ZX Spectrum Next 235 10.4 Gameduino 236 11 OMEN Alpha, tentokrát ve FPGA 239 12 Generování VGA videosignálu 249 12.1 VGA teoreticky 249 12.2 Synchronizace 250 12.3 R, G, ? 252 12.4 PLL 252 12.5 Kalkulačka! 254 12.6 Jednoduchý obrazec 255 13 Užitečné obvody 261 13.1 Dekodér pro sedmisegmentovky 261 13.2 Multiplexní buzení sedmisegmentového displeje 263 13.3 Generická dělička kmitočtu 265 13.4 Generátor úvodního signálu RESET 266 13.5 Debouncer 267 Obsah 13.6 Sériové rozhraní SPI 269 13.7 Rozhraní l2C 276 13.8 Připojení SD karty 279 13.9 Generátor parity 281 13.10 Připojení PS/2 282 13.11 SDRAM 285 13.12 HDMI 290 14 Vlastní mikroprocesor 295 14.1 Architektura mikroprocesoru 296 14.2 Přípravné práce 297 14.3 Mikroprocesor MHRD 305 15 Stručný úvod do Verilogu 317 15.1 Syntaktické základy Verilogu 319 15.2 Datové typy 320 15.3 Operátory 322 15.4 Moduly 322 15.5 Porty 323 15.6 Příkaz assign 324 15.7 Blok always 326 15.8 Testování - blok initial 329 15.9 Stručné shrnutí základů Verilogu 332 15.10 Parametrizace modulů 333 15.11 Blokové instrukce 335 15.12 A dál? 337 16 Verilog prakticky 341 16.1 FORTH a procesor J1 341 16.2 Implementace procesoru J1 ve Verilogu 345 16.3 Verilog vs VHDL 352 17 Doslov 357 18 Příloha: Kit EP2C5T144 361 18.1 Mapa obsazených pinů 361 19 Příloha: Kit OMDAZZ 365 20 Příloha: VHDL v kostce 369 20.1 Operátory 369 Obsah 20.2 Atributy 370 20.3 Deklarace 372 20.4 Rozhodování (resolution) 379 20.5 Sekvenční příkazy 381 20.6 Konkurenční příkazy 386
Detail
MARC
Field Ind Field content
leader -----nam-a22------i-4500
1 kpw01878965
3 CZ-ZlKKF
5 20220131130336.6
7 ta
8 201116s2020----xr a|||e|f||||000|0#cze||
15 ## $a cnb003260791
20 ## $a 978-80-88168-53-9 $q (brožováno)
35 ## $a (OCoLC)1230106923
40 ## $a ABA001 $b cze $d BOA001 $e rda
41 0# $a cze
44 ## $a xr
72 #7 $a 004.3 $x Počítače. Hardware $2 Konspekt $9 23
80 ## $a 004.312 $2 MRF
80 ## $a 004.438VHDL $2 MRF
80 ## $a 004.318 $2 MRF
80 ## $a 004.3'14 $2 MRF
80 ## $a 621.38-027.22 $2 MRF
80 ## $a (035) $2 MRF
100 1# $a Malý, Martin, $d 1973- $7 jx20091130014 $4 aut
245 10 $a Data, čipy, procesory : $b vlastní integrované obvody na koleni / $c Martin Malý
250 ## $a 1. vydání
264 #1 $a Praha : $b CZ.NIC, z.s.p.o., $c 2020
300 ## $a 392 stran : $b ilustrace ; $c 25 cm
336 ## $a text $b txt $2 rdacontent
337 ## $a bez média $b n $2 rdamedia
338 ## $a svazek $b nc $2 rdacarrier
490 1# $a CZ.NIC ; $v 25
520 2# $a Úvod do práce s programovatelnými logickými poli. Výklad jazyka VHDL, který slouží k popisu logických obvodů. Konstrukce šestnáctibitového mikroprocesoru i s jednoduchým programovým vybavením.
650 07 $a FPGA obvody $7 ph634651 $2 czenas
650 07 $a VHDL (programovací jazyk) $7 ph137700 $2 czenas
650 07 $a mikroprocesory $7 ph115311 $2 czenas
650 07 $a stavba počítačů $7 ph136849 $2 czenas
650 07 $a aplikovaná elektronika $7 ph114069 $2 czenas
655 #7 $a příručky $7 fd133209 $2 czenas
830 #0 $a CZ.NIC
856 42 $u https://knihy.nic.cz/files/edice/Data_cipy_procesory.pdf $4 N
910 ## $a ZLG001
1052 $a 681.3
Loan history
{{$parent.item.lendDate | jpDate:'d.M.yyyy'}}
{{$parent.item.endDate | jpDate:'d.M.yyyy'}}
{{$parent.item.state | loc}} by user {{$parent.item.user | loc}}
Item {{$parent.item.exemplar | loc}}
Dept {{$parent.item.department | loc}}
Processing history
Permanent link